標(biāo)簽:
雖然DDR-SDRAM在體系結(jié)構(gòu)上類似于SDRAM,但還是存在兩個主要差別:
DDR-SDRAM比SDRAM擁有更高級的同步電路。
DDR-SDRAM采用一種延遲鎖定環(huán)路(DLL)來提供數(shù)據(jù)選通信號以使數(shù)據(jù)在SDRAM管腳上有效?刂破魇褂脭(shù)據(jù)選通信號(每16個輸出有一個選通信號),來對數(shù)據(jù)進行更為精確的定位、以及對來自于不同DIMM的輸入數(shù)據(jù)進行再同步。
DDR內(nèi)存模塊的規(guī)范由JEDEC開發(fā)和批準(zhǔn)。JEDEC是電子工業(yè)聯(lián)合會(EIA)的半導(dǎo)體標(biāo)準(zhǔn)化組織。有大約350家業(yè)內(nèi)各個領(lǐng)域的成員公司,積極參與標(biāo)準(zhǔn)開發(fā)來滿足行業(yè)的各種需要。
JEDEC200/266/333MHzDDR規(guī)范
184-管腳DIMM,ECC或非ECC
200-管腳SODIMM,ECC或非ECC
172-管腳微型DIMM,非ECC
2.5伏
SSTL-2I/O接口
CAS等待時間:PC1600/2100為2,2.5,PC2700為2.5
支持串行存在監(jiān)測(SPD)
支持內(nèi)存芯片堆棧
|